dc.contributor.advisor | Kašík, Vladimír | cs |
dc.contributor.author | Nožička, Jan | cs |
dc.date.accessioned | 2015-11-04T08:50:57Z | |
dc.date.available | 2015-11-04T08:50:57Z | |
dc.date.issued | 2015 | cs |
dc.identifier.other | OSD002 | cs |
dc.identifier.uri | http://hdl.handle.net/10084/110856 | |
dc.description | Import 04/11/2015 | cs |
dc.description.abstract | Cílem bakalářské práce je vytvoření laboratorní úlohy pro demonstraci vlivů časových omezení při návrhu programovatelné logiky v FPGA. Stručně je popsána technika FPGA a technologie návrhu programovatelných hradlových polí pomocí jazyku VHDL. Následuje seznámení s dostupnými omezeními, kde jsou především rozebrána časová omezení, která jsou zahrnuta do laboratorní úlohy.
Výsledky této práce umožňují praktické ověření výhod časových omezení pro návrh logiky v FPGA. Výhody spočívají jednak v navýšení pracovní frekvence, úspoře použité logiky a díky kontrole parametrů hodinového signálu můžeme předejít tvorbě nejistot, které mohou ohrozit funkčnost celého obvodu.
Smyslem práce je bližší seznámení, předně studentů s návrhem a funkčností časových omezení, přičemž práce může sloužit také jako český návod k dalšímu vzdělávání v oblasti omezení obecně. | cs |
dc.description.abstract | The aim of this Bachelor Thesis is the creation of laboratory task for the demonstration of timing constraints influences during suggestion of programmable logic in FPGA. Briefly, there is a description of FPGA techniques and creation technology of field programmable gate array thanks to VHDL language in this work. Further meeting available constraints, mainly focused on timing constraints that are included into the laboratory task.
The results of this Bachelor Thesis enable practical verification of timing constraints advantages for suggestion of FPGA logic. These benefits contains the increase of working frequency, saving of used logic, and thanks to the control of clock signal parameters we can avoid the creation of uncertainty that can endanger functionality of the whole circuit.
The aim of this Bachelor Thesis is to closely describe, especially to students, suggestion and functionality of timing constraints. The work itself can also serve as Czech instructions to further education in the area of constraints generally. | en |
dc.format.extent | 2960165 bytes | cs |
dc.format.mimetype | application/force-download | cs |
dc.language.iso | cs | cs |
dc.publisher | Vysoká škola báňská - Technická univerzita Ostrava | cs |
dc.subject | FPGA | cs |
dc.subject | Časová omezení | cs |
dc.subject | VHDL | cs |
dc.subject | Perioda | cs |
dc.subject | UCF | cs |
dc.subject | FPGA | en |
dc.subject | Timing Constraints | en |
dc.subject | VHDL | en |
dc.subject | Period | en |
dc.subject | UCF | en |
dc.title | Použití časových omezení při návrhu programovatelné logiky – laboratorní úloha | cs |
dc.title.alternative | Using of Timing Constraints in Programmable Logic Design - Laboratory Exercise | en |
dc.type | Bakalářská práce | cs |
dc.contributor.referee | Stankuš, Martin | cs |
dc.date.accepted | 2015-06-09 | cs |
dc.thesis.degree-name | Bc. | cs |
dc.thesis.degree-level | Bakalářský studijní program | cs |
dc.thesis.degree-grantor | Vysoká škola báňská - Technická univerzita Ostrava. Fakulta elektrotechniky a informatiky | cs |
dc.description.department | 450 - Katedra kybernetiky a biomedicínského inženýrství | cs |
dc.thesis.degree-program | Elektrotechnika | cs |
dc.thesis.degree-branch | Biomedicínský technik | cs |
dc.description.result | dobře | cs |
dc.identifier.sender | S2724 | cs |
dc.identifier.thesis | NOZ0015_FEI_B2649_3901R039_2015 | |
dc.rights.access | openAccess | |