Zobrazit minimální záznam

dc.contributor.advisorKašík, Vladimírcs
dc.contributor.authorNožička, Jancs
dc.date.accessioned2015-11-04T08:50:57Z
dc.date.available2015-11-04T08:50:57Z
dc.date.issued2015cs
dc.identifier.otherOSD002cs
dc.identifier.urihttp://hdl.handle.net/10084/110856
dc.descriptionImport 04/11/2015cs
dc.description.abstractCílem bakalářské práce je vytvoření laboratorní úlohy pro demonstraci vlivů časových omezení při návrhu programovatelné logiky v FPGA. Stručně je popsána technika FPGA a technologie návrhu programovatelných hradlových polí pomocí jazyku VHDL. Následuje seznámení s dostupnými omezeními, kde jsou především rozebrána časová omezení, která jsou zahrnuta do laboratorní úlohy. Výsledky této práce umožňují praktické ověření výhod časových omezení pro návrh logiky v FPGA. Výhody spočívají jednak v navýšení pracovní frekvence, úspoře použité logiky a díky kontrole parametrů hodinového signálu můžeme předejít tvorbě nejistot, které mohou ohrozit funkčnost celého obvodu. Smyslem práce je bližší seznámení, předně studentů s návrhem a funkčností časových omezení, přičemž práce může sloužit také jako český návod k dalšímu vzdělávání v oblasti omezení obecně.cs
dc.description.abstractThe aim of this Bachelor Thesis is the creation of laboratory task for the demonstration of timing constraints influences during suggestion of programmable logic in FPGA. Briefly, there is a description of FPGA techniques and creation technology of field programmable gate array thanks to VHDL language in this work. Further meeting available constraints, mainly focused on timing constraints that are included into the laboratory task. The results of this Bachelor Thesis enable practical verification of timing constraints advantages for suggestion of FPGA logic. These benefits contains the increase of working frequency, saving of used logic, and thanks to the control of clock signal parameters we can avoid the creation of uncertainty that can endanger functionality of the whole circuit. The aim of this Bachelor Thesis is to closely describe, especially to students, suggestion and functionality of timing constraints. The work itself can also serve as Czech instructions to further education in the area of constraints generally.en
dc.format.extent2960165 bytescs
dc.format.mimetypeapplication/force-downloadcs
dc.language.isocscs
dc.publisherVysoká škola báňská - Technická univerzita Ostravacs
dc.subjectFPGAcs
dc.subjectČasová omezenícs
dc.subjectVHDLcs
dc.subjectPeriodacs
dc.subjectUCFcs
dc.subjectFPGAen
dc.subjectTiming Constraintsen
dc.subjectVHDLen
dc.subjectPerioden
dc.subjectUCFen
dc.titlePoužití časových omezení při návrhu programovatelné logiky – laboratorní úlohacs
dc.title.alternativeUsing of Timing Constraints in Programmable Logic Design - Laboratory Exerciseen
dc.typeBakalářská prácecs
dc.contributor.refereeStankuš, Martincs
dc.date.accepted2015-06-09cs
dc.thesis.degree-nameBc.cs
dc.thesis.degree-levelBakalářský studijní programcs
dc.thesis.degree-grantorVysoká škola báňská - Technická univerzita Ostrava. Fakulta elektrotechniky a informatikycs
dc.description.department450 - Katedra kybernetiky a biomedicínského inženýrstvícs
dc.thesis.degree-programElektrotechnikacs
dc.thesis.degree-branchBiomedicínský technikcs
dc.description.resultdobřecs
dc.identifier.senderS2724cs
dc.identifier.thesisNOZ0015_FEI_B2649_3901R039_2015
dc.rights.accessopenAccess


Soubory tohoto záznamu

Tento záznam se objevuje v následujících kolekcích

Zobrazit minimální záznam