dc.contributor.advisor | Kašík, Vladimír | |
dc.contributor.author | Kotyza, Jan | |
dc.date.accessioned | 2016-11-03T07:31:49Z | |
dc.date.available | 2016-11-03T07:31:49Z | |
dc.date.issued | 2016 | |
dc.identifier.other | OSD002 | cs |
dc.identifier.uri | http://hdl.handle.net/10084/115775 | |
dc.description | Import 03/11/2016 | cs |
dc.description.abstract | Práce obsahuje teorii pojednávající o přenosových standardech obrazové informace. Jsou zde uvedeny standardy popisující přenos informací mezi kamerou a nadřazeným systémem, standardy používané při přenosu informací mezi jednotlivými integrovanými obvody a standardy používané pro kódování přenášených dat. Dále je zde obsažen stručný přehled operací využívaných při zpracování obrazu. Po návrhu konceptu úlohy je zde popsán realizovaný systém s programovatelnou logikou, který implementuje rozhraní dekódující vstupní data a jednoduché operace pro zpracování obrazu. Součástí práce jsou také dokumenty umístěné v přílohách, popisující několik vybraných VHDL modulů. | cs |
dc.description.abstract | The thesis contains a theory explaining transmission standards of image information. Standards listed here describe transfer of data between the camera and the master system, the standards used in data transmission between integrated circuit and the standards used for coding of transmitted data. Included is also a short overview of the operations used in the image processing. After designing the concept of task there is a description of implemented system with a field programmable gate array, which implements the interface decoding input data and simple operation for image processing. The work also contains documents located in the annexes, describing several selected VHDL modules. | en |
dc.format.extent | 4178899 bytes | |
dc.format.mimetype | application/pdf | |
dc.language.iso | cs | |
dc.publisher | Vysoká škola báňská - Technická univerzita Ostrava | cs |
dc.subject | programovatelná hradlová pole | cs |
dc.subject | zpracování obrazu | cs |
dc.subject | ITU-R BT.656 | cs |
dc.subject | FFPGA | cs |
dc.subject | odstíny šedé | cs |
dc.subject | odstíny hnědé | cs |
dc.subject | černobílý obraz | cs |
dc.subject | prahován | cs |
dc.subject | hranový detektor | cs |
dc.subject | standard | cs |
dc.subject | field programmable gate arrays | en |
dc.subject | image processing | en |
dc.subject | ITU-R BT.656 | en |
dc.subject | FPGA | en |
dc.subject | greyscale | en |
dc.subject | sepia | en |
dc.subject | binary image | en |
dc.subject | threshold | en |
dc.subject | edge detect | en |
dc.subject | standard | en |
dc.title | Zpracování obrazového signálu v obvodech s programovatelnou logikou | cs |
dc.title.alternative | Image Signal Processing with Programmable Logic Devices | en |
dc.type | Diplomová práce | cs |
dc.contributor.referee | Chvostková, Zuzana | |
dc.date.accepted | 2016-06-02 | |
dc.thesis.degree-name | Ing. | |
dc.thesis.degree-level | Magisterský studijní program | cs |
dc.thesis.degree-grantor | Vysoká škola báňská - Technická univerzita Ostrava. Fakulta elektrotechniky a informatiky | cs |
dc.description.department | 450 - Katedra kybernetiky a biomedicínského inženýrství | |
dc.thesis.degree-program | Elektrotechnika | cs |
dc.thesis.degree-branch | Měřicí a řídicí technika | cs |
dc.description.result | výborně | cs |
dc.identifier.sender | S2724 | cs |
dc.identifier.thesis | KOT0099_FEI_N2649_2601T004_2016 | |
dc.rights.access | openAccess | |