dc.contributor.advisor | Pavelek, Tomáš | |
dc.contributor.author | Prášil, Jan | |
dc.date.accessioned | 2020-07-20T12:06:59Z | |
dc.date.available | 2020-07-20T12:06:59Z | |
dc.date.issued | 2020 | |
dc.identifier.other | OSD002 | |
dc.identifier.uri | http://hdl.handle.net/10084/140487 | |
dc.description.abstract | V bakalářské práci se v teoretické části zaměřím na rozdělení analogových násobiček podle pracovního kvadrantu a způsobů analogového násobení, poté specifikuji vlastnosti násobiček dostupných ve formě integrovaných obvodů. Dále vyberu jeden z dostupných integrovaných obvodu, s kterým provedu návrh základních aplikačních zapojení.
V praktické části budu realizovat vybrané zapojení ve formě laboratorní úlohy, následně ověřím jejich správnou činnost a k realizovaným zapojením vytvořím sylaby. | cs |
dc.description.abstract | In the bachelor's thesis, in the theoretical part I will focus on the distribution of analog multipliers according to the working quadrant and methods of analog multiplication, then I specify the properties of multipliers available in the form of integrated circuits. Next, I will select one of the available integrated circuits with which I will design basic application connections. In the practical part, I will implement the selected involvement in the form of a laboratory task, after that I will verify of their correct operation and create syllabuses for the realized connections. | en |
dc.format.extent | 3526253 bytes | |
dc.format.mimetype | application/pdf | |
dc.language.iso | cs | |
dc.publisher | Vysoká škola báňská - Technická univerzita Ostrava | cs |
dc.subject | Analogová násobička, analogové násobení, analogové dělení, kvadrátor, odmocnina, AD633JN, UA741CP, AD711CN | cs |
dc.subject | Analog multiplier, analog multiplication, analog division, quadrant, square root, AD633JN, UA741CP, AD711CN | en |
dc.title | Analogové násobičky a jejich aplikace | cs |
dc.title.alternative | Analog Multipliers and Applications | en |
dc.type | Bakalářská práce | cs |
dc.contributor.referee | Štěpanec, Libor | |
dc.date.accepted | 2020-06-23 | |
dc.thesis.degree-name | Bc. | |
dc.thesis.degree-level | Bakalářský studijní program | cs |
dc.thesis.degree-grantor | Vysoká škola báňská - Technická univerzita Ostrava. Fakulta elektrotechniky a informatiky | cs |
dc.description.department | 430 - Katedra elektroniky | cs |
dc.thesis.degree-program | Aplikovaná elektronika | cs |
dc.description.result | výborně | cs |
dc.identifier.sender | S2724 | |
dc.identifier.thesis | PRA0115_FEI_B0714A060012_2020 | |
dc.rights.access | openAccess | |