Zobrazit minimální záznam

dc.contributor.advisorMrověc, Tomáš
dc.contributor.authorKumar, Shanmugasundram
dc.date.accessioned2020-10-02T09:27:57Z
dc.date.available2020-10-02T09:27:57Z
dc.date.issued2020
dc.identifier.otherOSD002
dc.identifier.urihttp://hdl.handle.net/10084/142074
dc.description.abstractThe concept is to create a Simulink model based on the mathematical model of the Permanent Magnet Synchronous Motor; Frequency convertor is used to control the speed of the motor (0 to max RPM). Mathematical equations are derived. As per the derivations the Simulink block is created. All the blocks are from Simulink libraries. The model is converted into code and loaded into a FPGA, this chip will be tested in a HIL testing machine for various conditions and the simulation results from the SIMULINK and HIL testing are compared.en
dc.description.abstractCílem práce je vytvořit simulační model PMSM v prostředí Simulink, založený na matematickém modelu synchronního motoru s permanentními magnety. Simulovaný frekvenční měnič se používá k řízení otáček motoru (0 až max. RPM). Jsou odvozeny matematické rovnice. Na základě odvozených rovnice je vytvořen model v prostředí Simulink. Všechny bloky jsou ze základních knihoven Simulinku. Model PMSM je poté s využitím speciálních bloků a knihoven převeden na simulační model pro FPGA apliakce. Výsledný model je nahrán do FPGA čipu testovacího zařízení HIL a bude využíván pro testování řídicích jednotek elektrických pohonů. Výsledky simulací z prostředí Simulink a reálné aplikace HIL jsou porovnány.cs
dc.format.extent2573362 bytes
dc.format.mimetypeapplication/pdf
dc.language.isoen
dc.publisherVysoká škola báňská – Technická univerzita Ostravacs
dc.subjectMathematical Modelling, SIMULINK, FPGA, HIL testing, simulation.en
dc.subjectMatematické modelování, SIMULINK, FPGA, HIL testování, simulace.cs
dc.titleThe Simulation Model of a Permanent Magnet Synchronous Motor for FPGA Applications and HIL Testingen
dc.title.alternativeSimulační model synchronního motoru s permanentními magnety pro FPGA aplikace a HIL testovánícs
dc.typeDiplomová prácecs
dc.contributor.refereeŠtěpanec, Libor
dc.date.accepted2020-08-19
dc.thesis.degree-nameIng.
dc.thesis.degree-levelMagisterský studijní programcs
dc.thesis.degree-grantorVysoká škola báňská – Technická univerzita Ostrava. Fakulta elektrotechniky a informatikycs
dc.description.department430 - Katedra elektronikycs
dc.thesis.degree-programElektrotechnikacs
dc.thesis.degree-branchAplikovaná elektronikacs
dc.description.resultdobřecs
dc.identifier.senderS2724
dc.identifier.thesisKUM0020_FEI_N2649_2612T003_2020
dc.rights.accessopenAccess


Soubory tohoto záznamu

Tento záznam se objevuje v následujících kolekcích

Zobrazit minimální záznam