dc.contributor.advisor | Nevlud, Pavel | |
dc.contributor.author | Bernát, Jozef | |
dc.date.accessioned | 2022-09-01T07:20:19Z | |
dc.date.available | 2022-09-01T07:20:19Z | |
dc.date.issued | 2022 | |
dc.identifier.other | OSD002 | |
dc.identifier.uri | http://hdl.handle.net/10084/147299 | |
dc.description.abstract | Bakalárska práca sa zaoberá simulovaním a následným testovaním kombinačných obvodov v jazyku VHDL. Teoretická časť bakalárskej práce popisuje základné logické obvody, ich definície a funkcie. Rozoberá typy a definície kombinačných logických obvodov. Praktická časť bakalárskej práce popisuje výsledky simulácií a testovaní rôznych typov kombinačných logických obvodov. Pre simulovanie a testovanie sa využívajú simulačné nástroje pre VHDL v Linuxe. | cs |
dc.description.abstract | The bachelor thesis deals with the simulation and subsequent testing of combinational circuits in VHDL. The theoretical part of the bachelor thesis describes basic logic circuits, their definitions and functions. It discusses the types and definitions of combinational logic circuits. The practical part of the bachelor thesis describes the results of simulations and testing of different types of combinational logic circuits. For simulation and testing, simulation tools for VHDL in Linux are used. | en |
dc.format.extent | 5760226 bytes | |
dc.format.mimetype | application/pdf | |
dc.language.iso | sk | |
dc.publisher | Vysoká škola báňská – Technická univerzita Ostrava | cs |
dc.subject | dekóder | cs |
dc.subject | demultiplexor | cs |
dc.subject | FPGA | cs |
dc.subject | generátor parity | cs |
dc.subject | hazard | cs |
dc.subject | kombinačné logické obvody | cs |
dc.subject | komparátor | cs |
dc.subject | kóder | cs |
dc.subject | logické členy | cs |
dc.subject | multiplexor | cs |
dc.subject | odčítačka | cs |
dc.subject | parita | cs |
dc.subject | sčítačka | cs |
dc.subject | simulácia | cs |
dc.subject | testovanie | cs |
dc.subject | VHDL | cs |
dc.subject | combinational logic circuits | en |
dc.subject | coder | en |
dc.subject | comparator | en |
dc.subject | counter | en |
dc.subject | decoder | en |
dc.subject | demultiplexer | en |
dc.subject | FPGA | en |
dc.subject | hazard | en |
dc.subject | logic gates | en |
dc.subject | multiplexer | en |
dc.subject | parity | en |
dc.subject | parity generator | en |
dc.subject | simulation | en |
dc.subject | testing | en |
dc.subject | substractor | en |
dc.subject | VHDL | en |
dc.title | Simulácia a testovanie kombinačných obvodov vo VHDL | sk |
dc.title.alternative | Simulace a testování kombinačních obvodů ve VHDL | cs |
dc.title.alternative | Simulation and Testing Combinational Circuits in VHDL | en |
dc.type | Bakalářská práce | cs |
dc.contributor.referee | Petříková, Iva | |
dc.date.accepted | 2022-05-31 | |
dc.thesis.degree-name | Bc. | |
dc.thesis.degree-level | Bakalářský studijní program | cs |
dc.thesis.degree-grantor | Vysoká škola báňská – Technická univerzita Ostrava. Fakulta elektrotechniky a informatiky | cs |
dc.description.department | 440 - Katedra telekomunikační techniky | cs |
dc.thesis.degree-program | Telekomunikační technika | cs |
dc.description.result | dobře | cs |
dc.identifier.sender | S2724 | |
dc.identifier.thesis | BER0243_FEI_B0714A060010_2022 | |
dc.rights.access | openAccess | |