Zobrazit minimální záznam

dc.contributor.advisorKašík, Vladimír
dc.contributor.authorVláčil, Petr
dc.date.accessioned2023-06-23T08:45:51Z
dc.date.available2023-06-23T08:45:51Z
dc.date.issued2023
dc.identifier.otherOSD002
dc.identifier.urihttp://hdl.handle.net/10084/150345
dc.description.abstractCílem této bakalářské práce bylo vytvoření laboratorní úlohy, která seznámí studenty s vlivem impedance zátěže na tvar logického signálu. Bakalářská práce se nejprve zabývá výběrem vhodných logických standardů pro demonstraci vlivu impedance zátěže a přenosového vedení na kvalitu přijímaného signálu. Jako zdroj digitálních signálů je využita vývojová deska od Xilinx - Nexys 3, která je osazená čipem FPGA Spartan 6. Konfigurace FPGA byla vytvořena v jazyku VHDL a umožňuje využití různých parametrů pro výstupní piny, jako je rychlost přeběhu signálu, proudová zatížitelnost či výstupní impedance. Dále byla vytvořena laboratorní pomůcka pro umělou zátěž signálu, která umožňuje výstupní signál zatížit za pomoci různé kombinace RLC prvků a připojení metalického vedení. V praktickém měření student za pomoci zmíněných prostředků může pozorovat negativní vlivy zátěže na signál, avšak také správné impedanční přizpůsobení zátěže. Také zhodnotit kvalitu signálu za pomoci diagramu oka. Po absolvovaní laboratorní úlohy by měl být student obeznámen se základní problematikou přenosu signálu v číslicových systémech.cs
dc.description.abstractThe aim of this bachelor's thesis was to create a laboratory task that would familiarize students with the influence of load impedance on the shape of logical signals. The thesis first deals with the selection of appropriate logic standards for demonstrating the influence of load impedance and transmission lines on the quality of the received signal. A Xilinx Nexys 3 development board, equipped with an FPGA Spartan 6 chip, is used as the source of digital signals. The FPGA configuration was created in VHDL language and allows the use of various parameters for output pins, such as signal transition speed, current capacity, and output impedance. Furthermore, a laboratory instrument was created for artificial signal loading, which allows the output signal to be loaded using various combinations of RLC elements and metallic wiring connections. In practical measurement, the student can observe the negative effects of load on the signal, as well as proper impedance matching of the load by means of the mentioned resources. They can also evaluate the quality of the signal using the eye diagram. After completing the laboratory task, the student should be familiar with the basic issues of signal transmission in digital systems.en
dc.format.extent7961963 bytes
dc.format.mimetypeapplication/pdf
dc.language.isocs
dc.publisherVysoká škola báňská – Technická univerzita Ostravacs
dc.subjectImpedance vedení, FPGA, logické standardy, zkreslení signálucs
dc.subjectLine impedance, FPGA, logic standards, signal attenuationen
dc.titleOvěření vlivu impedance zátěže na tvar logického signálu - laboratorní úlohacs
dc.title.alternativeVerification of the Effect of Load Impedance on the Shape of the Logic Signal - Laboratory Exerciseen
dc.typeBakalářská prácecs
dc.contributor.refereeHavlík, Jan
dc.date.accepted2023-06-01
dc.thesis.degree-nameBc.
dc.thesis.degree-levelBakalářský studijní programcs
dc.thesis.degree-grantorVysoká škola báňská – Technická univerzita Ostrava. Fakulta elektrotechniky a informatikycs
dc.description.department450 - Katedra kybernetiky a biomedicínského inženýrstvícs
dc.thesis.degree-programBiomedicínská technikacs
dc.description.resultvýborněcs
dc.identifier.senderS2724
dc.identifier.thesisVLA0089_FEI_B0714A060016_2023
dc.rights.accessopenAccess


Soubory tohoto záznamu

Tento záznam se objevuje v následujících kolekcích

Zobrazit minimální záznam