dc.contributor.advisor | Palacký, Petr | en |
dc.contributor.author | Szotkowski, Josef | en |
dc.date.accessioned | 2009-09-01T06:31:39Z | |
dc.date.available | 2009-09-01T06:31:39Z | |
dc.date.issued | 2009 | en |
dc.identifier.other | OSD002 | cs |
dc.identifier.uri | http://hdl.handle.net/10084/74018 | |
dc.description.abstract | Cílem diplomové práce bylo navrhnout a zkonstruovat logický analyzátor s využitím mikroprocesorového systému a jeho možností napojení na PC. Dále pak vytvořit k tomuto měřícímu přístroji software pro ovládání a zobrazování měřených průběhů a ověřit jeho funkčnost pomocí měření námi předem známého číslicového signálu.
Úvod této diplomové práce byl zaměřen na podrobný rozbor měření logických signálů a jejich zobrazování v reálném čase. V dalších částech této práce bylo pokračováno návrhem a stavbou logického analyzátoru, stručným popisem vybraných programovacích součástek, schématickým programováním hradlového pole a programováním mikroprocesoru v jazyce C. Dále pak byl popsán vytvořený program pro ovládání a zobrazování měřených dat na počítači. Závěr této diplomové práce byl zaměřen na popis měření námi předem známého číslicového signálu pomocí navrženého logického analyzátoru, na popis mechanické konstrukce a také popis návodu, jak tento logický analyzátor používat. | cs |
dc.description.abstract | The objective of the present thesis was to design and construct a logic analyzer using a microprocessor system and its possible connection to PC. The objective also included creation of software for the measuring device for control and display of the measurement curves and for testing its function using measurement of a numeric signal known to us beforehand.
The first part of the diploma thesis was focused on detailed analysis of logic signals and their display in real time. In the other parts of the paper, design and construction of the logic analyzer was presented, selected programming parts were described in brief, followed by schematic programming of a gate array and the microprocessor programming in language C. Also, the created program for control and display of measured data in a computer was described. The final part of the diploma thesis was focused on description of measurement of a numeric signal known to us beforehand, using the designed logic analyzer, on description of the mechanical construction and also description of the instructions for use of the logic analyzer. | en |
dc.format | 47 l. : il. + 1 CD + 6 příl. | cs |
dc.language.iso | cs | en |
dc.publisher | Vysoká škola báňská - Technická univerzita Ostrava | cs |
dc.subject | Hradlové pole | cs |
dc.subject | mikroprocesor | cs |
dc.subject | paměť | cs |
dc.subject | sběrnice | cs |
dc.subject | osobní počítač | cs |
dc.subject | software | cs |
dc.subject | Gate array | en |
dc.subject | microprocessor | en |
dc.subject | memory | en |
dc.subject | bus | en |
dc.subject | personal computer | en |
dc.subject | software | en |
dc.title | Logický analyzátor s mikropočítačem | cs |
dc.title.alternative | Logic Analyzer with a Microcomputer | en |
dc.type | Diplomová práce | cs |
dc.identifier.signature | 200903380 | cs |
dc.identifier.location | ÚK/Sklad diplomových prací | cs |
dc.contributor.referee | Šimoník, Petr | en |
dc.date.accepted | 2009-06-01 | en |
dc.thesis.degree-name | Ing. | en |
dc.thesis.degree-level | Magisterský studijní program | cs |
dc.thesis.degree-grantor | Vysoká škola báňská - Technická univerzita Ostrava. Fakulta elektrotechniky a informatiky | cs |
dc.description.category | Prezenční | cs |
dc.description.department | 448 - Katedra elektroniky | en |
dc.thesis.degree-program | Elektrotechnika | cs |
dc.thesis.degree-branch | Elektronika | cs |
dc.description.result | výborně | cs |
dc.identifier.sender | S2724 | cs |
dc.identifier.thesis | SZO040_FEI_N2649_2612T015_2009 | |