dc.contributor.advisor | Zdrálek, Jaroslav | cs |
dc.contributor.author | Frank, Filip | cs |
dc.date.accessioned | 2011-07-01T02:41:51Z | |
dc.date.available | 2011-07-01T02:41:51Z | |
dc.date.issued | 2011 | cs |
dc.identifier.other | OSD002 | cs |
dc.identifier.uri | http://hdl.handle.net/10084/87170 | |
dc.description | Import 04/07/2011 | cs |
dc.description.abstract | Diplomová práce se zabývá implementaci webového serveru do obvodu typu FPGA. Cílem je ukázková realizace na vývojové desce. Realizace využívá hradlové pole Xilinx Spartan3E, základ hardware systému tvoří softwarový mikroprocesor Microblaze. Celý návrh je řešen jako SoC vestavěný systém. Pro běh software slouží operační systém Linux 2.6, a je využito aplikace BusyBox. Systém je schopen komunikace přes metalický Ethernet 10/100M a umožňuje připojení pomocí protokolů IPv4 a IPv6. Jako ukázkový webový obsah jsou použity statické webové stránky. Systém lze také spravovat vzdáleně pomocí protokolu Telnet či SSH. | cs |
dc.description.abstract | This work is focused to implementation of web server to FPGA type circuit. Purpose is build sample implementation on development board. Implementation use gate array Xilinx Spartan3E, base of hardware is Microblaze soft-core IP microprocessor. All design is solved as SoC embedded system. Software is powered by Linux 2.6 operating system and using BusyBox application. System can communication over metallic Ethernet 10 or 100 megabit and support communication over IP protocol version 4 and 6. It using static HTML pages as sample for web server site. System can be remote managed over Telnet or SSH protocol. | en |
dc.format.extent | 5558039 bytes | cs |
dc.format.mimetype | application/pdf | cs |
dc.language.iso | cs | cs |
dc.publisher | Vysoká škola báňská - Technická univerzita Ostrava | cs |
dc.subject | FPGA | cs |
dc.subject | vestavěný systém | cs |
dc.subject | Linux | cs |
dc.subject | Microblaze | cs |
dc.subject | IP komponenta | cs |
dc.subject | BusyBox | cs |
dc.subject | SoC | cs |
dc.subject | MTD | cs |
dc.subject | Xilinx | cs |
dc.subject | webový server | cs |
dc.subject | FPGA | en |
dc.subject | embedded system | en |
dc.subject | Linux | en |
dc.subject | Microblaze | en |
dc.subject | IP core | en |
dc.subject | SoC | en |
dc.subject | MTD | en |
dc.subject | Xilinx | en |
dc.subject | BusyBox | en |
dc.subject | web server | en |
dc.title | Webový server v obvodu typu FPGA | cs |
dc.title.alternative | Web Server in FPGA Circuit | en |
dc.type | Diplomová práce | cs |
dc.contributor.referee | Chmelíková, Zdeňka | cs |
dc.date.accepted | 2011-05-30 | cs |
dc.thesis.degree-name | Ing. | cs |
dc.thesis.degree-level | Magisterský studijní program | cs |
dc.thesis.degree-grantor | Vysoká škola báňská - Technická univerzita Ostrava. Fakulta elektrotechniky a informatiky | cs |
dc.description.department | 440 - Katedra telekomunikační techniky | cs |
dc.thesis.degree-program | Informační a komunikační technologie | cs |
dc.thesis.degree-branch | Telekomunikační technika | cs |
dc.description.result | výborně | cs |
dc.identifier.sender | S2724 | cs |
dc.identifier.thesis | FRA186_FEI_N2647_2601T013_2011 | |
dc.rights.access | openAccess | |