dc.contributor.advisor | Krumnikl, Michal | cs |
dc.contributor.author | Krutek, Roland | cs |
dc.date.accessioned | 2011-07-01T06:16:57Z | |
dc.date.available | 2011-07-01T06:16:57Z | |
dc.date.issued | 2011 | cs |
dc.identifier.other | OSD002 | cs |
dc.identifier.uri | http://hdl.handle.net/10084/87594 | |
dc.description | Import 04/07/2011 | cs |
dc.description.abstract | Práce se zabývá představením nové technologie v oblasti mikroprocesorové architektury, zvané TRIPS. První teoretická část popisuje vlastnosti a technické parametry nové architektury. V další fázi si stručně představíme možnosti, které platforma nabízí pro vývojáře. Praktická část ověřuje poznatky získané při zkoumání nové technologie pomocí implementace vlastních algoritmů. V závěru se pokusíme dosažené výsledky vyhodnotit a i na základě těchto informací porovnat s konkurencí. | cs |
dc.description.abstract | The thesis deals with the introduction of new technologies in the field of microprocessor architecture, called TRIPS. The first part describes the theoretical and technical characteristics of the new architecture. The next part will briefly introduce the possibilities that the platform provides for developers. The practical part verifies the knowledge gained from exploring new technologies through the implementation of our own algorithms. In conclusion, we attempt to evaluate the achievements and on the basis of this information compare the results with the competition. | en |
dc.format.extent | 1977663 bytes | cs |
dc.format.mimetype | application/pdf | cs |
dc.language.iso | cs | cs |
dc.publisher | Vysoká škola báňská - Technická univerzita Ostrava | cs |
dc.subject | TRIPS | cs |
dc.subject | Tera-op Reliable Intelligently Adaptive Processing System | cs |
dc.subject | EDGE | cs |
dc.subject | Explicit Data Graph Execution | cs |
dc.subject | procesorová architektura | cs |
dc.subject | paralelizmus | cs |
dc.subject | paralelní výpočty | cs |
dc.subject | polymorfní procesor | cs |
dc.subject | TRIPS | en |
dc.subject | Tera-op Reliable Intelligently Adaptive Processing System | en |
dc.subject | EDGE | en |
dc.subject | Explicit Data Graph Execution | en |
dc.subject | processor architecture | en |
dc.subject | parallelism | en |
dc.subject | parallel computation | en |
dc.subject | polymorph processor | en |
dc.title | Využití architektury TRIPS pro řešení výpočetně náročných úloh | cs |
dc.title.alternative | TRIPS Architecture for Parallel Computation | en |
dc.type | Bakalářská práce | cs |
dc.contributor.referee | Gaura, Jan | cs |
dc.date.accepted | 2011-06-01 | cs |
dc.thesis.degree-name | Bc. | cs |
dc.thesis.degree-level | Bakalářský studijní program | cs |
dc.thesis.degree-grantor | Vysoká škola báňská - Technická univerzita Ostrava. Fakulta elektrotechniky a informatiky | cs |
dc.description.department | 460 - Katedra informatiky | cs |
dc.thesis.degree-program | Informační a komunikační technologie | cs |
dc.thesis.degree-branch | Informatika a výpočetní technika | cs |
dc.description.result | dobře | cs |
dc.identifier.sender | S2724 | cs |
dc.identifier.thesis | KRU255_FEI_B2647_2612R025_2011 | |
dc.rights.access | openAccess | |