Zobrazit minimální záznam

dc.contributor.advisorMitrych, Jiřícs
dc.contributor.authorStryja, Danielcs
dc.date.accessioned2011-10-19T07:10:09Z
dc.date.available2011-10-19T07:10:09Z
dc.date.issued2011cs
dc.identifier.otherOSD002cs
dc.identifier.urihttp://hdl.handle.net/10084/89505
dc.descriptionImport 19/10/2011cs
dc.description.abstractCílem této práce je realizace aplikace, která bude odečítat polohu ve třech osách pomocí tří IRC snímačů. Získaná informace bude předána na výstup pomocí sériové linky, pro další zpracování. K účelu realizace bude použito programovatelné hradlové pole rodiny SmartFusion ve spolupráci s procesorem Cortex-M3 od firmy Actel. Oba tyto prvky jsou součástí jednoho integrovaného obvodu, což má bezesporu své výhody. Dále firma Actel poskytuje robustní vývojové prostředí Libero IDE, jehož součástí je i simulátor, které celou filozofií návrhu zjednodušuje. Pro potřebu programování zabudovaného procesoru bude použito prostředí Microsemi SoftConsole, které Actel rovněž dává k dispozici. K definici hradel v rámci programovatelného pole bude použit jazyk VHDL a pro naprogramování procesoru bude použit jazyk C. Věřím, že moje diplomová práce dobře ozřejmí danou problematiku a rovněž ukáže výhody plynoucí ze zvoleného způsobu realizace této aplikace.cs
dc.description.abstractThe aim of my thesis is to design FPGA application for identification of location in three axises using IRC sensors. Received information will be transmitted to the output device via serial link for further processing. The programmable gate array of SmartFusion family in conjunction with Cortex-M3 processor made by Actel company will be used during the project implementation. Both of these elements are part of one integrated circuit which undoubtedly has its advantages. Actel company also provides robust Actel Libero IDE development environment that includes a simulator, which simplifies the whole design philosophy. For the need of programming of embedded processor Microsemi SoftConsole environment provided also by Actel will be used. I will take advantage of the VHDL language for the definition of the programmable gate array as well as of the C language for programming of the processor. I believe that my thesis will clearly demonstrate the issue and also will show the advantages of the method chosen to implement this application.en
dc.formatNeuvedenocs
dc.format.extent1806866 bytescs
dc.format.mimetypeapplication/pdfcs
dc.language.isocscs
dc.publisherVysoká škola báňská - Technická univerzita Ostravacs
dc.subjectFPGA, IRC snímač, VHDL, SmartFusion, Actelcs
dc.subjectFPGA, Rotary incremental encoder, VHDL, SmartFusion, Actelen
dc.titleAplikace FPGA pro odečítání polohy ve třech osách pomocí IRC snímačůcs
dc.title.alternativeFPGA Aplication for Identification of Location in Three Axises Using IRC Sensorsen
dc.typeDiplomová prácecs
dc.contributor.refereeVlček, Karelcs
dc.date.accepted2011-06-07cs
dc.thesis.degree-nameIng.cs
dc.thesis.degree-levelMagisterský studijní programcs
dc.thesis.degree-grantorVysoká škola báňská - Technická univerzita Ostrava. Fakulta elektrotechniky a informatikycs
dc.description.categoryPrezenčnícs
dc.description.department460 - Katedra informatikycs
dc.thesis.degree-programInformační a komunikační technologiecs
dc.thesis.degree-branchInformatika a výpočetní technikacs
dc.description.resultvýborněcs
dc.identifier.senderS2724cs
dc.identifier.thesisSTR618_FEI_N2647_2612T025_2011
dc.rights.accessopenAccess


Soubory tohoto záznamu

Tento záznam se objevuje v následujících kolekcích

Zobrazit minimální záznam