dc.contributor.advisor | Neborák, Ivo | cs |
dc.contributor.author | Němec, Petr | cs |
dc.date.accessioned | 2012-07-11T07:48:20Z | |
dc.date.available | 2012-07-11T07:48:20Z | |
dc.date.issued | 2012 | cs |
dc.identifier.other | OSD002 | cs |
dc.identifier.uri | http://hdl.handle.net/10084/92884 | |
dc.description | Import 11/07/2012 | cs |
dc.description.abstract | Abstrakt
Tato diplomová práce se zabývá modelováním a simulací DC pohonu válcovací stolice DUO 800. Pohon válcovací stolice je tvořen s motorem Škoda AS 6870/F16, řízeným tyristorovým usměrnovačem provenience ABB řady DCS 600 v sestavě master, slave a komutačními tlumivkami. Cílem této práce je návrh a odladění regulační struktury a následné simulace s využitím maximálního proudu. | cs |
dc.description.abstract | Abstract
The diploma thesis deals with modelling and simulation of Rolling Mill DC Drive DUO 800. Drive of Rolling Mill forms DC motor Škoda AS 6870/F16, Thyristor Rectified provenance ABB series DCS 600 on structure master, slave and commutating choke.
Aspiration this diploma thesis is design and tuning control system structures. Consequently then simulation by using maximum current. | en |
dc.format.extent | 1134659 bytes | cs |
dc.format.mimetype | application/pdf | cs |
dc.language.iso | cs | cs |
dc.publisher | Vysoká škola báňská - Technická univerzita Ostrava | cs |
dc.subject | Klíčová slova
Tyristorový měnič | cs |
dc.subject | stejnosměrný motor | cs |
dc.subject | válcovací síla | cs |
dc.subject | válcovací moment | cs |
dc.subject | regulátor proudu | cs |
dc.subject | regulátor otáček | cs |
dc.subject | Simulink. | cs |
dc.subject | Key words
Thyristor Rectified | en |
dc.subject | DC motor | en |
dc.subject | rolling power | en |
dc.subject | rolling torque | en |
dc.subject | control current | en |
dc.subject | control speed | en |
dc.subject | Simulink | en |
dc.title | Modelování a simulace DC pohonu válcovací stolice v programu Matlab-Simulink | cs |
dc.title.alternative | Modelling and Simulation of Rolling Mill DC Drive in Matlab-Simulink | en |
dc.type | Diplomová práce | cs |
dc.contributor.referee | Sládeček, Václav | cs |
dc.date.accepted | 2012-05-28 | cs |
dc.thesis.degree-name | Ing. | cs |
dc.thesis.degree-level | Magisterský studijní program | cs |
dc.thesis.degree-grantor | Vysoká škola báňská - Technická univerzita Ostrava. Fakulta elektrotechniky a informatiky | cs |
dc.description.department | 430 - Katedra elektroniky | cs |
dc.thesis.degree-program | Elektrotechnika | cs |
dc.thesis.degree-branch | Elektronika | cs |
dc.description.result | výborně | cs |
dc.identifier.sender | S2724 | cs |
dc.identifier.thesis | NEM339_FEI_N2649_2612T015_2012 | |
dc.rights.access | openAccess | |