Zobrazit minimální záznam

dc.contributor.authorSzántó, Péter
dc.contributor.authorSzedő, Gábor
dc.contributor.authorFehér, Béla
dc.date.accessioned2007-02-13T11:17:36Z
dc.date.available2007-02-13T11:17:36Z
dc.date.issued2006
dc.identifier.citationSborník vědeckých prací Vysoké školy báňské - Technické univerzity Ostrava. Řada strojní. 2006, roč. 52, č. 2, s. 179-184 : il.en
dc.identifier.issn1210-0471en
dc.identifier.urihttp://hdl.handle.net/10084/59714
dc.description.abstractPříspěvek se zabývá FPGA implementací architektury 2D středového filtru v obrazových a video aplikacích. Architektura těží z výhodnosti rozdělení na části dat před skládáním kompletních per-pixel dat. Tento způsob umožňuje vylepšení, které je klíčové při obrazové filtraci, kde je vzorkovací frekvence relativně vysoká.en
dc.format.extent288559 bytescs
dc.format.mimetypeapplication/pdfcs
dc.language.isoenen
dc.publisherVysoká škola báňská - Technická univerzita Ostravaen
dc.relation.ispartofseriesSborník vědeckých prací Vysoké školy báňské - Technické univerzity Ostrava. Řada strojníen
dc.relation.urihttp://transactions.fs.vsb.cz/2006-2/1554_SZANTO_Peter_SZEDO_Gabor_FEHER_Bela.pdf
dc.rights© Vysoká škola báňská - Technická univerzita Ostrava
dc.titleImplementing 2D median filter in FPGASen
dc.title.alternativeImplementace 2d středového filtru v FPGASen
dc.typearticleen
dc.description.abstract-enThis paper presents an FPGA implementation of a two-dimensional median filter architecture for image and video processing applications. The architecture exploits sorting based on partial rather than complete per-pixel information. This allows performance enhancement, which is a key point in image filtering, as the sampling frequency is typically relatively high.en
dc.rights.accessopenAccess
dc.type.versionpublishedVersion
dc.type.statusPeer-reviewed


Soubory tohoto záznamu

Tento záznam se objevuje v následujících kolekcích

Zobrazit minimální záznam