Moderní topologie víceúrovňových napěťových střídačů s redukovaným počtem spínacích prvků

dc.contributor.advisorHavel, Aleš
dc.contributor.authorPiegrzym, Petr
dc.contributor.refereeChlebiš, Petr
dc.date.accepted2017-05-29
dc.date.accessioned2017-08-23T09:27:04Z
dc.date.available2017-08-23T09:27:04Z
dc.date.issued2017
dc.description.abstractTato práce se zaměřuje na moderní topologie víceúrovňových napěťových střídačů s redukovaným počtem spínačů. V teoretické části jsou kromě těchto střídačů rozebrány také klasické topologie víceúrovňových střídačů a jejich metody řízení. V praktické části jsou pomocí programu Matlab/Simulink nasimulovány vybrané moderní topologie střídačů řízené subharmonickou PWM. Simulace je zaměřena především na posouzení THD a celkových ztrát střídačů.cs
dc.description.abstractThis thesis is focused on modern topologies of multilevel inverters with reduced number of switches. In addition to these inverters are also discussed the classical topologies of multilevel inverters and their control methods in theoretical part of the thesis. Modern topologies of inverters controlled with subharmonic PWM are built in the Matlab/Simulink program and described in practical part of the thesis. Simulations are focused especially on analyzes of THD and total power losses.en
dc.description.department430 - Katedra elektroniky
dc.description.resultvýborněcs
dc.format.extent2984137 bytes
dc.format.mimetypeapplication/pdf
dc.identifier.otherOSD002
dc.identifier.senderS2724cs
dc.identifier.thesisPIE0025_FEI_N2649_2612T003_2017
dc.identifier.urihttp://hdl.handle.net/10084/119014
dc.language.isocs
dc.publisherVysoká škola báňská - Technická univerzita Ostravacs
dc.rights.accessopenAccess
dc.subjectVíceúrovňový střídač s redukovaným počtem spínačůcs
dc.subjectSubharmonická PWMcs
dc.subjectCelkové ztrátycs
dc.subjectCelkové harmonické zkreslenícs
dc.subjectMultilevel inverter with reduced number of switchesen
dc.subjectSubharmonic PWMen
dc.subjectTotal lossesen
dc.subjectTotal harmonic distortionen
dc.thesis.degree-branchAplikovaná elektronikacs
dc.thesis.degree-grantorVysoká škola báňská - Technická univerzita Ostrava. Fakulta elektrotechniky a informatikycs
dc.thesis.degree-levelMagisterský studijní programcs
dc.thesis.degree-nameIng.
dc.thesis.degree-programElektrotechnikacs
dc.titleModerní topologie víceúrovňových napěťových střídačů s redukovaným počtem spínacích prvkůcs
dc.title.alternativeModern Topologies of Multilevel Voltage Inverters with Reduced Number of Switchesen
dc.typeDiplomová prácecs

Files

Original bundle

Now showing 1 - 4 out of 4 results
Loading...
Thumbnail Image
Name:
PIE0025_FEI_N2649_2612T003_2017.pdf
Size:
2.85 MB
Format:
Adobe Portable Document Format
Loading...
Thumbnail Image
Name:
PIE0025_FEI_N2649_2612T003_2017_priloha.pdf
Size:
568.42 KB
Format:
Adobe Portable Document Format
Loading...
Thumbnail Image
Name:
PIE0025_FEI_N2649_2612T003_2017_posudek_vedouci_Havel_Ales.pdf
Size:
49.92 KB
Format:
Adobe Portable Document Format
Description:
Posudek vedoucího – Havel, Aleš
Loading...
Thumbnail Image
Name:
PIE0025_FEI_N2649_2612T003_2017_posudek_oponent_Chlebis_Petr.pdf
Size:
51.87 KB
Format:
Adobe Portable Document Format
Description:
Posudek oponenta – Chlebiš, Petr