Simulování číslicových obvodů v prostředí Proteus

dc.contributor.advisorŠtěpanec, Libor
dc.contributor.authorKlepáč, Jiří
dc.contributor.refereeSobek, Martin
dc.date.accepted2022-05-30
dc.date.accessioned2022-09-01T07:21:43Z
dc.date.available2022-09-01T07:21:43Z
dc.date.issued2022
dc.description.abstractBakalářská práce se zabývá simulováním číslicových obvodů v prostředí Proteus. Součástí práce je návod pro tvorbu simulací společně s bližším seznámením se zmiňovaným prostředím. V práci se vyskytuje přehled číslicové techniky, který má za účel přiblížit simulované číslicové obvody a pochopit jejich princip. Jsou zde popsány vzorové laboratorní úlohy jak pro kombinační, tak i pro sekvenční logické obvody spolu s praktickým návrhem číslicového obvodu v podobě digitálního zámku. Dalším prvkem praktické části je měření charakteristik hradla negovaného logického součinu. Tato část je zaměřena na názorné porovnání simulačního modelu a reálného obvodového chování.cs
dc.description.abstractThis bachelor thesis deals with the simulation of digital circuits in the Proteus environment. Part of the work is a guide for creating simulations together with a closer acquaintance with the previously mentioned environment. There is an overview of digital technology, which aims to approach simulated digital circuits and understand their principle. Sample laboratory tasks for both combinational and sequential logic circuits are described there, together with a practical design of a digital circuit in the form of a digital lock. Another element of the practical part is the measurement of the gate characteristics of the negated logic product. This part is focused on a clear comparison of the simulation model and the real circuit behaviour.en
dc.description.department430 - Katedra elektronikycs
dc.description.resultvýborněcs
dc.format.extent2452297 bytes
dc.format.mimetypeapplication/pdf
dc.identifier.otherOSD002
dc.identifier.senderS2724
dc.identifier.thesisKLE0163_FEI_B0714A060012_2022
dc.identifier.urihttp://hdl.handle.net/10084/147483
dc.language.isocs
dc.publisherVysoká škola báňská – Technická univerzita Ostravacs
dc.rights.accessopenAccess
dc.subjectProteuscs
dc.subjectčíslicová technikacs
dc.subjectlogický obvodcs
dc.subjectNAND TTLcs
dc.subjectProteusen
dc.subjectdigital technologyen
dc.subjectlogic circuiten
dc.subjectNAND TTLen
dc.thesis.degree-grantorVysoká škola báňská – Technická univerzita Ostrava. Fakulta elektrotechniky a informatikycs
dc.thesis.degree-levelBakalářský studijní programcs
dc.thesis.degree-nameBc.
dc.thesis.degree-programAplikovaná elektronikacs
dc.titleSimulování číslicových obvodů v prostředí Proteuscs
dc.title.alternativeSimulating Digital Circuits in the Proteus Environmenten
dc.typeBakalářská prácecs

Files

Original bundle

Now showing 1 - 5 out of 5 results
Loading...
Thumbnail Image
Name:
KLE0163_FEI_B0714A060012_2022.pdf
Size:
2.34 MB
Format:
Adobe Portable Document Format
Description:
Text práce
Loading...
Thumbnail Image
Name:
KLE0163_FEI_B0714A060012_2022_zadani.pdf
Size:
43.99 KB
Format:
Adobe Portable Document Format
Description:
Zadání
Loading...
Thumbnail Image
Name:
KLE0163_FEI_B0714A060012_2022_priloha.zip
Size:
1.01 MB
Format:
Unknown data format
Description:
Příloha
Loading...
Thumbnail Image
Name:
KLE0163_FEI_B0714A060012_2022_posudek_vedouci_Stepanec_Libor.pdf
Size:
55.52 KB
Format:
Adobe Portable Document Format
Description:
Posudek vedoucího – Štěpanec, Libor
Loading...
Thumbnail Image
Name:
KLE0163_FEI_B0714A060012_2022_posudek_oponent_Sobek_Martin.pdf
Size:
55.9 KB
Format:
Adobe Portable Document Format
Description:
Posudek oponenta – Sobek, Martin