Generátor normalizovaných vstupných signálov

dc.contributor.advisorŠtěpanec, Libor
dc.contributor.authorOhradka, Marek
dc.contributor.refereeSobek, Martin
dc.date.accepted2025-06-03
dc.date.accessioned2025-06-23T11:49:06Z
dc.date.available2025-06-23T11:49:06Z
dc.date.issued2025
dc.description.abstractZaměřením této bakalářské práce je objasnění významu normovaných vstupních signálů – proudové smyčky a napěťové linky. Tyto technologie mají všestranné využití, které přetrvává až do současnosti bez známek jejich brzké náhrady. Následně je popsán postup pro zhotovení funkčního generátoru pro dodávání těchto typů signálů, stejně jako jejich vyhodnocování. Na generátor bude kladen důraz z několika hledisek – jako je celková efektivita, uživatelská jednoduchost, ale především přesnost normovaných vstupních signálů. Přesnost je důležitá zejména z důvodu využívání těchto signálů pro přenos informací v systémech sloužících k zajištění bezpečnosti.cs
dc.description.abstractThe focus of this bachelor’s thesis is to explain the significance of standardized input signals – the current loop and the voltage line. These technologies have versatile applications that remain relevant to this day, with no signs of imminent replacement. The thesis further describes the process of developing a functional generator capable of delivering these types of signals, as well as evaluating them. Emphasis will be placed on various aspects of the generator – such as overall efficiency, ease of use, and most importantly, the accuracy of the standardized input signals. Accuracy is especially important due to the use of these signals for transmitting information in systems designed to ensure safety.en
dc.description.department430 - Katedra aplikované elektronikycs
dc.description.resultvelmi dobřecs
dc.format.extent1779220 bytes
dc.format.mimetypeapplication/pdf
dc.identifier.otherOSD002
dc.identifier.senderS2724
dc.identifier.thesisOHR0006_FEI_B0714A060012_2025
dc.identifier.urihttp://hdl.handle.net/10084/156768
dc.language.isosk
dc.publisherVysoká škola báňská – Technická univerzita Ostravacs
dc.rights.accessopenAccess
dc.subjectGenerátorcs
dc.subjectProudová smyčkacs
dc.subjectNapěťová linkacs
dc.subjectA-D převodníkcs
dc.subjectD-A převodníkcs
dc.subjectGeneratoren
dc.subjectCurrent loopen
dc.subjectVoltage lineen
dc.subjectA-D converteren
dc.subjectD-A converteren
dc.thesis.degree-grantorVysoká škola báňská – Technická univerzita Ostrava. Fakulta elektrotechniky a informatikycs
dc.thesis.degree-levelBakalářský studijní programcs
dc.thesis.degree-nameBc.
dc.thesis.degree-programAplikovaná elektronikacs
dc.titleGenerátor normalizovaných vstupných signálovsk
dc.title.alternativeGenerátor normovaných vstupních signálucs
dc.title.alternativeNormalized Input Signal Generatoren
dc.typeBakalářská prácecs

Files

Original bundle

Now showing 1 - 5 out of 6 results
Loading...
Thumbnail Image
Name:
OHR0006_FEI_B0714A060012_2025.pdf
Size:
1.7 MB
Format:
Adobe Portable Document Format
Description:
Text práce
Loading...
Thumbnail Image
Name:
OHR0006_FEI_B0714A060012_2025_zadani.pdf
Size:
114.87 KB
Format:
Adobe Portable Document Format
Description:
Zadání
Loading...
Thumbnail Image
Name:
OHR0006_FEI_B0714A060012_2025_priloha.zip
Size:
9.9 MB
Format:
Unknown data format
Description:
Příloha
Loading...
Thumbnail Image
Name:
OHR0006_FEI_B0714A060012_2025_posudek_vedouci_Stepanec_Libor.pdf
Size:
141.2 KB
Format:
Adobe Portable Document Format
Description:
Posudek vedoucího – Štěpanec, Libor
Loading...
Thumbnail Image
Name:
OHR0006_FEI_B0714A060012_2025_posudek_oponent_Sobek_Martin.pdf
Size:
141.57 KB
Format:
Adobe Portable Document Format
Description:
Posudek oponenta – Sobek, Martin